Título

Systems for fractional sampling rate conversion

Autor

NAINA RAO NAGRALE

Colaborador

GORDANA JOVANOVIC DOLECEK (Asesor de tesis)

Jorge Martinez_Carballido (Asesor de tesis)

Nivel de Acceso

Acceso Abierto

Resumen o descripción

This thesis treats the design of decimation filters for fractional sampling rate conversion system, applicable for Software Radio (SR). We first present a general introduction of Software Radio technology along with the brief description of radio system architecture, multirate techniques, and programmable logic devices (PLDs). Then, the basic principles of Sampling Rate Conversion (SRC) is presented, including various methods for decimation

and their impacts on the filter complexity. Further, a review of the Finite Impulse Response (FIR) filters has been done, along with the methods of rounding and sharpening for efficient filter design. The raising technique, block filtering and time varying polyphase structures are also revised. Overview of existing sampling rate conversion filters has been presented, which includes Cascaded Integrated Comb (CIC) filter, Polynomial filter and Time Varying CIC filter. Using multirate techniques and polyphase representation, a simple method of designing fractional sampling rate conversion system based on the Interpolated

Finite Impulse Response (IFIR) filter has been proposed. Finally, the proposed algorithm is simulated in MATLAB and implemented in the SPARTAN 3 family of the Xilinx’s Field Programmable Gate Array (FPGA) using project navigator Xilinx ISE 8.2i. The input and output of the implemented structure is verified in Symphony EDA Sonata 3.1. All the proposed MATLAB functions and VHDL programs are included in Appendix.

La Presente tesis trata el diseño de filtros de decimación para sistemas de conversión de la razón de muestreo fraccional utilizable en Software Radio. En principio se presenta una introducción general de la tecnología Software Radio incluyendo arquitectura, técnicas de multirazon y dispositivos lógicos programables. Posteriormente, se muestran los principios básicos de conversión de muestreo así como los métodos de decimación y su impacto en la complejidad de filtros. Además, se presenta una revisión de los filtros, FIR ( Respuesta al impulso Finita), incluyendo los métodos redondeo y afilado para el diseño eficiente de filtros, técnicas de elevación y métodos block filtering. Una vista general de filtros de razón de muestreo existentes es presentada, la cual contiene los filtros Cascaded Integrated Comb (CIC) Filtro, filtro Polynomial, and Time varying CIC Filter. Se propone un método simple de diseño de un sistema de conversión de la razón de muestreo fraccional basada en filtros Interpolated Finite Impulse Response (IFIR) usando técnicos multirazon y representación polifase. Finalmente, el algoritmo propuesta es simulado en MATLAB e implementado mediante SPARTAN 3 familia de Field Programmable Gate Array (FPGA) usando navegador Xilinx ISE 8.2i. La entrada y la salida de la estructura implementada es verificada en Symphony EDA Sonata 3.1. Todas las funciones MATLAB propuestas y las programas VHDL son incluidos en el Apéndice.

Editor

Instituto Nacional de Astrofísica, Óptica y Electrónica

Fecha de publicación

julio de 2007

Tipo de publicación

Tesis de maestría

Versión de la publicación

Versión aceptada

Formato

application/pdf

Idioma

Inglés

Audiencia

Estudiantes

Investigadores

Público en general

Sugerencia de citación

Rao Nagrale, Naina

Repositorio Orígen

Repositorio Institucional del INAOE

Descargas

4058

Comentarios



Necesitas iniciar sesión o registrarte para comentar.